ICode9

精准搜索请尝试: 精确搜索
首页 > 其他分享> 文章详细

FPGA学习-1,ModelSim 仿真

2022-07-16 16:33:14  阅读:155  来源: 互联网

标签:仿真 Temp FPGA BCD Sum ModelSim addend2 addend1 sum


参考
https://blog.csdn.net/xy_z_H/article/details/124825179
补充
1、用到的两个文件(手敲一遍)
BCD.v

module BCD(A,B , Sum, Cout);
	input [3:0]A , B;
  output [3:0]Sum;
  output Cout;
  wire [4:0]Temp;
  assign Temp =A + B;
  assign {Cout , Sum} = (Temp > 9)?Temp +6 : Temp;
endmodule

BCD_TB1

`timescale 1ns/1ns
module BCD_tb;
  reg [3:0]addend1,addend2;
  wire [3:0]sum;
  wire C;
  
  parameter DELAY = 100;
  integer i,j;
  
  BCD U1( .A(addend1),
          .B(addend2),
          .Cout(C),
          .Sum( sum)
          ); //BCD UI (addend1 , addend2 , sum, C);该调用方法注意顺序不能颠倒
//调用测试对象
initial //激励波形设定(初始化)
begin
  addend1 = 0;
  addend2 = 0;
  for(i = 0;i < 10;i = i + 1)
  for(j = 0;j < 10;j = j + 1)
  begin
    #DELAY addend1 = i;
           addend2 = j;
  end
end

initial
$monitor ($time,,,"%d + %d = %d,carry=%d ",addend1,addend2,sum,C);
//输出格式定义
// s$monitor("格式空制符,输出变量名列表);
/*==>每次信号的值发生变化,都会激活该语句,并显示当前仿真时间可看作一个持续监控器,可在transcript下查看wave的仿真结果。*/
endmodule

2、开始仿真时注意勾掉这个,不然出不了波形
image
3、仿真结果
image
4、局部大图
image
5、监控输出
image

标签:仿真,Temp,FPGA,BCD,Sum,ModelSim,addend2,addend1,sum
来源: https://www.cnblogs.com/zhaogaojian/p/16484498.html

本站声明: 1. iCode9 技术分享网(下文简称本站)提供的所有内容,仅供技术学习、探讨和分享;
2. 关于本站的所有留言、评论、转载及引用,纯属内容发起人的个人观点,与本站观点和立场无关;
3. 关于本站的所有言论和文字,纯属内容发起人的个人观点,与本站观点和立场无关;
4. 本站文章均是网友提供,不完全保证技术分享内容的完整性、准确性、时效性、风险性和版权归属;如您发现该文章侵犯了您的权益,可联系我们第一时间进行删除;
5. 本站为非盈利性的个人网站,所有内容不会用来进行牟利,也不会利用任何形式的广告来间接获益,纯粹是为了广大技术爱好者提供技术内容和技术思想的分享性交流网站。

专注分享技术,共同学习,共同进步。侵权联系[81616952@qq.com]

Copyright (C)ICode9.com, All Rights Reserved.

ICode9版权所有