ICode9

精准搜索请尝试: 精确搜索
  • 原理图设计:元器件的放置与操作2021-11-03 23:33:54

    添加原件库  安装完成后,选择刷新,也在三道杠图标   元器件的放置 添加器件到原理图中:1.选中直接拉到原理图中。 2.选中后右键,然后放置,可连续放置相同的器件 空格:选择器件后,器件按逆时针90°旋转,或者工具栏点➕,重新让器件激活移动,然后旋转 x,y的镜像: 需要器件有XY轴不同的对称

  • AD操作指南1:在原理图中链接datasheet2021-10-21 15:32:26

    1.双击需要关联的器件,找到参数栏的“parameters" 2.单击下方的”Add" 3.在对话框name栏输入“helpURL”,value栏输入需要关联的文件位置 4.完成后选中原理图中的器件,快捷键F1即可打开关联的文档

  • 常见总线:IIC、IIS、SPI、UART、JTAG、CAN、SDIO、GPIO2021-10-14 10:04:22

    IIC     IIC(Inter-Integrated Circuit)总线是一种由PHILIPS公司开发的两线式串行总线,用于连接微控制器及其外围设备。I2C总线用两条线(SDA和SCL)在总线和装置之间传递信息,在微控制器和外部设备之间进行串行通讯或在主设备和从设备之间的双向数据传送。I2C是OD输出的,大部分I2C

  • EMC设计技巧2021-10-07 10:02:56

    产品内部的 EMC 设计技巧             目前电子器材用于各类电子设备和系统仍然以印制电路板为主要装配方式。实践证明,即使电路原理图设计正确,印制电路板设计不当,也会对电子设备的可靠性产生不利影响。例如,如果印制板两条细平行线靠得很近,则会形成信号波形的延迟,在传输线

  • AD原理图更新到PCB,Failed to match2021-10-05 20:03:20

    *背景:常常在原理图update to PCB的过程,出现原理图上器件与PCB上器件不匹配,这就要十分谨慎了,逐一核对,否则出现血泪教训(PCB中丢失器件)。 一、更新原理图到PCB 二、进行器件匹配 有自动的,有手动的。暂时,演示手动操作 如:C35,第一栏和第二栏找到,然后选中,点击> 逐一进行类似C35的

  • allegro 布局模块复用_快速复用摆放器件692021-09-30 01:33:43

    allegro    布局模块复用_快速复用摆放器件69                    

  • allegro 演示器件对齐_上下左右居中对齐672021-09-30 01:01:38

    allegro   演示器件对齐_上下左右居中对齐67   1、选择布局模式。 2、选址find 下的 symbols。 3、框选目标器件。 4、鼠标移动到目标器件,鼠标右键选择 align  components。 5、任意选择上下左右居中对齐,等间距对齐,任意间距对齐。      

  • allegro 测量器件间距682021-09-30 01:00:16

    allegro 测量器件间距68        

  • Cadence pz analysis2021-09-28 20:33:57

    零极点分析 零极点分析是研究线性时不变网络行为的一种有效方法,可用于模拟电路的设计。因此,它可用于确定设计的稳定性。 在零极点分析中,用网络传递函数来描述网络。对于任意线性时不变网络。可以写成一般形式: 在分解形式下为: 在这里,分子N(S)的根(即Z)称为网络函数的零点。分母D

  • 21 典型的组合电路模块(2)2021-09-25 12:03:07

              当一个器件是低电平有效时,将多个端放在一起再运算出多个端的时候,用与门,与门对低电平敏感。 当一个器件是高电平有效时,将多个端放在一起再运算出多个端的时候,用或门,或门对高电平敏感。        就是,输入AB的组合有4行,输出的一列是01组成的,那么输出的种类就是2

  • 光谱投影颜色感知器件与围栅多桥沟道晶体管技术2021-09-14 06:00:05

    光谱投影颜色感知器件与围栅多桥沟道晶体管技术 1.  一种基于光谱投影的颜色感知器件 光信号是宇宙空间中最重要的信息载体之一,人们对能探测光信号的器件(即光探测器)的研究由来已久。光探测器的应用涉及到国防军事、工业生产及日常生活的方方面面。随着后摩尔时代的来临,万物互联

  • PADS VX2.8 router中移动器件跟随走线的设置方法2021-09-10 09:59:35

    在我们PCB设计过程中,虽说已将器件布局,但在router进行走线时,还是有可能会根据布的线难易程度灵活调整器件位置。如果器件的管脚已经完成相应的网络连接,在调整器件位置后,会发现与器件相连的网络被取消连接了,没有跟随器件移动进行调整。操作如下图所示:    如遇到上述情况,想要在r

  • EDA可编程逻辑器件基础(PLD分类介绍)2021-09-09 20:59:27

            专用集成电路(ASIC):面向专门用途而区别于标准逻辑电路、通用存储器及通用微处理器电路的IC,它是根据某一用户的特定要求,能以低制作成本、短交货周期供货的半定制、定制电路以及PLD和FPGA电路。         可编程逻辑器件(PLD):是作为专用集成电路ASIC领域中的一种半定制

  • stm32之SPI学习2021-09-06 19:58:57

    SPI,是一种高速的,全双工,同步的通信总线,并且在芯片的管脚上只占用四根线,节约了芯片的管脚,同时为PCB的布局上节省空间,提供方便,正是出于这种简单易用的特性,现在越来越多的芯片集成了这种通信协议。 SPI是一个环形总线结构,由ss(cs)、sck、sdi、sdo构成,其时序其实很简单,主要是在sck

  • Linux系统编程7-I2C通信2021-09-06 11:00:29

    序号内容链接1多进程点我访问2进程间通信点我访问3多线程点我访问4网络编程点我访问5shell点我访问6Makefile点我访问7串口通信点我访问7I2C通信点我访问 一 I2C介绍 IIC(IIC,inter-Integrated circuit),两线式串行总线,用于MCU和外设间的通信。 IIC只需两根线:数据线SDA和时钟线S

  • FPGA的加载配置2021-09-05 19:03:00

      FPGA是基于SRAM的架构,所以具有SRAM的特点:数据掉电丢失。因此,FPGA每次重新上电后,需要重新写入配置数据。根据码流载入的方式,可以将配置模式分为两大类:   1. 通过JTAG直接下载到FPGA中,每次重新上电都需要再下载一遍。  (JTAG配置模式)   2. 固化/sysCONFIG加载方式。配置数

  • INS/GNSS组合导航(六)-惯性器件的主要误差2021-09-03 20:30:00

    在SINS的各种误差源中,影响最大的是惯性传感器误差,这其中又包括加速度计和陀螺仪的误差。从误差的性质上可以分为系统误差和随机误差,而从误差源上又可以分为零偏误差、尺度因子误差、安装误差、非线性误差以及随机噪声等等。惯性传感器无擦好的大小与其质量相关,对于不同导航系

  • ASEMI超快恢复二极管型号SFF16042021-09-02 17:01:00

    编辑-Z SFF1604超快恢复二极管是一种具有良好开关特性和超短反向恢复时间的半导体二极管。SFF1604常用于高频逆变器件的开关器件做续流、吸收、箝位、隔离、输出和输入整流器,可以充分发挥开关器件的功能。   SFF1604参数描述 型号:SFF1604 封装:ITO-220AB 特性:超快恢复二极管 电性

  • 100M以太网RJ45防雷防静电防护方案图设计详解2021-08-26 17:33:31

    以太网RJ45接口是目前应用较广泛的通讯设备接口,以太网RJ45的电磁兼容性能关系到通讯设备的稳定运行。户外以太网容易遭受雷击,雷击浪涌产生的过电压和过电流会损坏以太网电磁兼容平衡,为此做好RJ45以太网接口的雷击保护方案显得十分有必要。 关于以太网RJ45接口防雷设计方案,不同电路

  • 电源完整性之Cadence Sigrity Power DC_电热协同仿真2021-08-14 13:01:54

    之前和大家分享过电源完整性之仿真设计原理链接: link.今天接着上一篇文章总结一下电源直流压降的的仿真操作流程及一些simulation中的设置参数,用到的是Cadence Sigrity 中的Power DC组件,来操作一下电热协同仿真,下面开始享受仿真的快乐吧: 第0步:仿真简介 电热协同仿真把电和热

  • FPGA器件选型2021-08-10 14:03:20

    本文主要介绍FPGA选型时的速度等级这个参数。 大家在进行FPGA选型时都会看见一个参数:Speed Grade,这就是芯片的速度等级。   芯片的速度等级不是专门设计出来的,而是在芯片生产出来之后,实际测试标定出来的;速度快的芯片在总产量中的比率低,价格也就相应地高。 这是Xilinx FPGA的排序

  • FPGA实现MIPI LVDS传输2021-08-05 17:03:58

    实现背景:FPGA器件型号为xilinx 7系列,与FPGA进行图像传输的器件为海思3559A器件; 传输格式:MIPI LVDS RAW10格式 实现方式:FPGA主要调用selectio IP核进行LVDS实现,传输速率选择DDR格式,难点主要在于把图像数据RGB格式或是YUV格式数据转换为RAW格式送到LVDS的IP核里面; IP核配置:

  • STC学习:霍尔开关器件2021-08-04 20:59:24

    程序设计目标及程序运行效果说明 程序设计目标:通过本案例理解如何操作霍尔开关器件,如何获取霍尔开关器件得到的值;还需要通过这个案例,理解霍尔开关器件如何实现开和关。 程序运行效果说明:当磁铁向霍尔开关器件靠近时,发光二极管L0灭。当磁铁向霍尔开关器件远离时,发光二极管L0亮

  • FPGA工程师进阶必学:时序分析的基本步骤和整体设计思路2021-08-03 11:34:51

    最近看了看了一篇《vivado使用误区与进阶》的文章,觉得写得挺不错了,看完后自己对时序分析又有了更深一层的理解,故记录下来。可能排版有些乱,有些图都是直接从文章中截取,但是不影响阅读。 时序分析的基本步骤 一个合理的时序约束,可以分为以下步骤: 时序约束整体的思路与之前我说的方

  • 用Cadence Virtuoso IC617和工艺参数设计有源负载差动对(五管OTA)运放2021-08-03 00:00:49

    前言 本文为我自己的学习笔记,是Cadence Virtuoso系列的第二篇文章,也是入门系列的文章,采用的软件版本是Cadence Virtuoso IC617。其他文章请点击上方,看我制作的Cadence Virtuoso专栏内容。 本文主要记录了如何用Cadence Virtuoso IC617和工艺参数设计有源负载差动对(俗称五管OT

专注分享技术,共同学习,共同进步。侵权联系[81616952@qq.com]

Copyright (C)ICode9.com, All Rights Reserved.

ICode9版权所有