ICode9

精准搜索请尝试: 精确搜索
首页 > 其他分享> 文章详细

上交os lec2 ARM64硬件结构与系统接口

2022-04-10 20:01:21  阅读:204  来源: 互联网

标签:IO rsp pc 指令 ARM64 lec2 os CPU 内存


  • 冯诺依曼架构的局限性
    • CPU与内存交互引起的内存墙的问题?也就是CPU处理越来越快,那么内存的IO带宽会称为瓶颈,比如会导致编译器优化,memoery fence
    • 数据与指令不区分,哈弗架构就会将数据与指令分开存储
    • 串行顺序处理指令,缺乏并行数据处理的能力
    • 另外还有CPU处理IO的时候,不能够访问内存,可以使用DMA解决
  • B BL等指令是branch跳转指令,会改变pc的值,BL相当于call,也就是跳转并将当前pc+4放到ra寄存器中
  • x86架构中,切换特权级时rsp时如何保存,以及如何恢复的?rip寄存器存的是pc值,rsp寄存器存的是栈指针,切换特权级时,是把相关的rsp保存到栈中
  • arm是risc指令集
  • x86的内部的实现方式是先把CISC转化为RISC
  • 特权级?
  • 64位的hole是用来检测地址是否合法的
  • MMIO内存映射IO来操作外设,这样一来可以复用loadstore指令
  • MMIO会有副作用?
  • OS启动
  • 初始化os时为什么要映射两份kernel代码,是在chcore才这样做吗?

标签:IO,rsp,pc,指令,ARM64,lec2,os,CPU,内存
来源: https://www.cnblogs.com/mlmz/p/16127214.html

本站声明: 1. iCode9 技术分享网(下文简称本站)提供的所有内容,仅供技术学习、探讨和分享;
2. 关于本站的所有留言、评论、转载及引用,纯属内容发起人的个人观点,与本站观点和立场无关;
3. 关于本站的所有言论和文字,纯属内容发起人的个人观点,与本站观点和立场无关;
4. 本站文章均是网友提供,不完全保证技术分享内容的完整性、准确性、时效性、风险性和版权归属;如您发现该文章侵犯了您的权益,可联系我们第一时间进行删除;
5. 本站为非盈利性的个人网站,所有内容不会用来进行牟利,也不会利用任何形式的广告来间接获益,纯粹是为了广大技术爱好者提供技术内容和技术思想的分享性交流网站。

专注分享技术,共同学习,共同进步。侵权联系[81616952@qq.com]

Copyright (C)ICode9.com, All Rights Reserved.

ICode9版权所有