ICode9

精准搜索请尝试: 精确搜索
  • synopsys PCIE IP协议解析2021-11-04 06:31:05

    synopsys PCIE IP协议解析 1.Overview Core支持单个Pcie内核的Loopback功能,该功能主要为了做芯片验证,以及在没有远程接收器件的情况下完成自己的回环。同时,Core也支持有远程接收器件的loopback,在该中情况下,远程接收器件称为loopback slave。该种模式可以用来完成板级的debug,BER测试

  • PCIe扫盲——中断机制介绍(MSI)2021-09-08 09:05:46

    转http://blog.chinaaet.com/justlxy/p/5100057842 前面的文章中介绍过,MSI本质上是一种Memory Write,和PCIe总线中的Message概念半毛钱关系都没有。并且,MSI的Data Payload也是固定的,始终为1DW。 由于MSI也是从PCI总线继承而来的,因此MSI相关的寄存器也存在于配置空间中的PCI

  • PCIe扫盲——TLP Header详解(二)2021-09-04 11:05:29

    转:http://blog.chinaaet.com/justlxy/p/5100053353 下面用几个具体的例子来讲解TLP Header的格式与作用。因为内容较多,所以分为多篇文章分别进行介绍。第一篇(即本文)介绍IO Request、Memory Request和Configuration Request。第二篇文章(即TLP Header详解三)介绍Completion ,第

  • PCIe扫盲——TLP Header详解(三)2021-09-04 11:04:32

    转:http://blog.chinaaet.com/justlxy/p/5100053354 Completions Completions的TLP Header的格式如下图所示: 这里来解释一下Completion Status Codes ·        000b (SC) Successful Completion:表示请求(Request)被正确的处理; ·        001b (UR) Unsuppor

  • PCIe扫盲——TLP Header详解(四)2021-09-04 11:03:47

    转:http://blog.chinaaet.com/justlxy/p/5100053463 PCIe中的Message主要是为了替代PCI中采用边带信号,这些边带信号的主要功能是中断,错误报告和电源管理等。所有的Message请求采用的都是4DW的TLP Header,但是并不是所有的空间都被利用上了,例如有的Message就没有使用Byte8到By

  • 017 PCIe总线的事务层(一)2021-08-21 23:00:51

    一、PCIe总线的事务层 事务层是PCIe总线层次结构的最高层,该层次将接收PCIe设备核心层的数据请求,并将其转换为PCIe总线事务,PCIe总线使用的这些总线事务在TLP头中定义。PCIe总线继承了PCI/PCI-X总线的大多数总线事务,如存储器读写、I/O读写、配置读写总线事务,并增加了Message总线事务

  • PCIe协议学习之-Ack/Nak协议2021-05-05 21:59:24

    Ack/Nak协议是PCIe Data Link layer中最重要的内容。它用来保证TLP的可靠传输。它是基于Retry buffer实现的,Tx发出TLP后,将原始的TLP存到Retry buffer里面,当RX通过Ack DLLP告知已经正确收到TLP后才会将TLP中相应的TLP移除。当Rx通过Nak DLLP告知Tx有TLP出现错误后,Tx可以将Retry b

  • 盘点2020年晋升为Apache TLP的大数据相关项目2021-03-31 14:53:04

    盘点2020年晋升为Apache TLP的大数据相关项目 过往记忆大数据 过往记忆大数据\在过去一年有很多 Apache 孵化项目顺利毕业成顶级项目(Top-Level Project ,简称 TLP ),在这里我将给大家盘点 2020 年晋升为 Apache TLP 的大数据相关项目。在2020年一共有四个大数据相关项目顺利毕业成顶

  • 盘点2019年晋升为Apache TLP以及进去Apache孵化器的大数据相关项目2021-03-30 11:51:10

    盘点2019年晋升为Apache TLP以及进去Apache孵化器的大数据相关项目 过往记忆大数据 过往记忆大数据 今天是 2019年的最后一天了,明天就是新的一年,在这里预祝大家元旦快乐!也感谢大家过去一年对小编的支持!在过去两年,本博客盘点了当年晋升为 Apache TLP(Apache Top-Level Project) 的大

  • Ubuntu18安装使用tlp2020-12-06 12:02:07

    安装tlp sudo add-apt-repository ppa:linrunner/tlp sudo apt-get update sudo apt-get install tlp 安装成功后,开始启动TLP或者reboot(重启) sudo tlp start 使用tlp tlp 指令 sudo tlp start #启动TLP 在第一次安装后,如果不想重启,就可以使用这个命令启动TLP sudo tlp a

  • PCIE解析笔记- 5.4 Physical Layer - Gen6的物理层2020-06-27 18:07:19

    gen-6引入了PAM4,在一个UI内有4个电平。Gen5之前都是NRZ方式,只有2个bit 同样32G UI,一个UI表示两个bit,再不改变nyquist 频率的情况下,实现速率翻倍。 缺点:SNR下降 为了减少干扰,采用格雷码,每次只改变一个bit。00/01/10/11 PAM-4采用后,10-12BER已经无法实现,需要引入FEC机制。 缺点

  • linux下使用笔记本的相关设置2020-04-02 23:00:37

    目录无线连接Wi-Fi蓝牙触摸板电源管理电源管理工具电源相关行为的响应动作按键和盖子的响应动作电池低电量的响应动作处理器调整调频工具关闭睿频intel_pstate休眠配置显卡管理显卡切换Optimus 无线连接 Wi-Fi 一般地,安装linux-firmware 即可,许多发行版会默认安装此包,如果安装主流

  • 6.PCIE协议分析3-PCIE TLP包详解22020-03-06 09:01:55

    一、回顾     上一篇博文我们讲解了TLP简介以及TLP Header结构,并列出了TLP的所有类型,如下图。本篇博文讲解核心几个TLP类型的具体结构(下图标注红色的),这些核心的TLP包结构,就是我们下章在分析PIO、XAPP1052例程里面实现的所有传输事务使用的TLP包类型。 二、核心事务类型的TLP

  • PCIe初探(2/2)2020-01-31 20:55:53

      上一篇讲到了PCIe的事务层,下面会对数据链路层和物理层做简要介绍。 数据链路层的主要功能为: TLP传输出错检测和裁决  LCRC和Sequence Number的生成   存储发送端的TLP用于重发  为TLP和DLLP做crc校验  DLLP的ack/nack响应  链路初始化和电源管理DLLP传输  用于链

  • 转载 PCIe学习(三):PCIe DMA关键模块分析之二2019-09-02 14:02:07

    原文链接:https://blog.csdn.net/cllovexyh/article/details/79855813 简介     这是学习PCIe DMA传输的第二篇博客,在前一篇中叙述了PCIe DMA传输的部分基础知识,并且较为详细的分析了接收引擎的各个状态,这里接着分析第二个关键模块:发送引

  • java代理一(静态代理)2019-08-29 17:35:49

    学一点,记一点,才是最有效的学习方法 静态代理很简单,直接上代码 public class Test { public static void main(String[] args) { People tlp = new Telangpu(); tlp.say(); People tp = new TelangpuProxy(); tp.say(); } } interface People { public void say

  • [转载]老男孩读PCIe之七:TLP的路由2019-08-16 16:00:29

    来源: http://www.ssdfans.com/?p=3720 一个TLP,是怎样经历千山万水,最后顺利抵达目的地呢? 今天就以上图的简单拓扑结构为例,讨论一个TLP是怎样从发起者到达接收者,即TLP路由问题。   PCIe共有三种路由方式:基于地址(Address)路由,基于设备ID(Bus number + Device number + Function Numb

  • PCIe扫盲——中断机制介绍(MSI)2019-07-05 10:07:12

    转载地址:http://blog.chinaaet.com/justlxy/p/5100057842 前面的文章中介绍过,MSI本质上是一种Memory Write,和PCIe总线中的Message概念半毛钱关系都没有。并且,MSI的Data Payload也是固定的,始终为1DW。 由于MSI也是从PCI总线继承而来的,因此MSI相关的寄存器也存在于配置空间中的PC

  • PCIe扫盲——TLP路由之ID Routing2019-07-01 10:52:57

    转载地址:http://blog.chinaaet.com/justlxy/p/5100053324 ID 路由(ID Routing)有的时候也被称为BDF路由,即采用Bus Number、Device Number和Function Number来确定目标设备的位置。这是一种兼容PCI和PCI-X总线协议的路由方式,主要用于配置请求(Configuration Request)的路由,在PCIe总

  • PCIe扫盲——TLP路由之Address Routing2019-07-01 10:52:07

    转载地址:http://blog.chinaaet.com/justlxy/p/5100053325 地址路由(Address Routing)的地址包括IO和Memory。对于Memory请求来说,32bit的地址使用3DW的Header,64bit的地址使用4DW的Header。而IO请求则只能使用32bit的地址,即只能使用3DW的Header。 注:再次强调,IO请求是为了兼容早期的

  • PCIe扫盲——TLP路由之Implicit Routing2019-07-01 10:51:46

    转载地址:http://blog.chinaaet.com/justlxy/p/5100053326 模糊路由(Implicit Routing,又译为隐式路由)只能用于Message的路由。前面的文章中多次提到过,PCIe总线相对于PCI总线的一大改进便是消除了大量的边带信号,这正是通过Message的机制来实现的。 PCIe定义的Message主要有以下几

专注分享技术,共同学习,共同进步。侵权联系[81616952@qq.com]

Copyright (C)ICode9.com, All Rights Reserved.

ICode9版权所有