ICode9

精准搜索请尝试: 精确搜索
首页 > 其他分享> 文章详细

SRAM存储单元读操作分析

2020-04-29 17:56:02  阅读:420  来源: 互联网

标签:高电平 SRAM 字线 存储单元 操作 位线 BIT


一个典型的SRAM基本结构中,每个存储单元都通过字线和位线与它所在的行和列中的其它存储单元有电学连接关系。水平方向的连线把所有的存储单元连成一行构成字线,而垂直方向的连线是数据输入和数据输出存储单元的通路,称为位线。每一个存储单元都能通过选择适当的字线和位线被唯一地定位。宇芯有限公司介绍关于SRAM存储器的读操作分析。

SRAM存储单元读操作分析

图1 六管单元的读出操作

SRAM存储单元读操作分析

存储单元的读操作是指被寻址的存储单元将它存储的数据送到相应位线上的操作。图3.5 表示的是进行读操作的一个SRAM单元,两条位线开始都是浮空为高电平。假设当前单元中存储的值为逻辑“1”,即节点A为高电平,节点B为低电平。

读操作开始前,位线BIT和BIT被预充电,预充电平的典型值是电源电压。读操作过程中字线ROW被驱动到高电平,打开传输管N3 和N4。由于节点A为高电平,节点B为低电平,位线BIT就会经过N4 和N2 放电,电平逐渐降低;此时,由于N3管源漏电压近似相等,因此只有很小的电流流过,位线BIT会继续保持高电平状态。

随着BIT的放电,BIT和BIT之间的差分电压逐渐增大;差分电压增大到一定程度后,灵敏放大器将放大并输出差分电压。但操作有两点需要我们注意:当字线电平升高之后,N4 和N2 的分压作用将使节点B的电平升高,很可能使得N1 导通,从而对节电A放电。如果泄放掉的电荷较少(VGS≥Vth,若泄放电的电荷较多,有可能使得N3 管截止),可能导致N3 打开,位线BIT会放电,增加差分电压的建立时间;如果泄放电的电荷较多,那么P2 就可能成为导通状态,进一步抬高B点的电平,从而使得存储数据从“1”翻转为“0”,即发生所谓的“读翻转”。

标签:高电平,SRAM,字线,存储单元,操作,位线,BIT
来源: https://blog.51cto.com/14767425/2491578

本站声明: 1. iCode9 技术分享网(下文简称本站)提供的所有内容,仅供技术学习、探讨和分享;
2. 关于本站的所有留言、评论、转载及引用,纯属内容发起人的个人观点,与本站观点和立场无关;
3. 关于本站的所有言论和文字,纯属内容发起人的个人观点,与本站观点和立场无关;
4. 本站文章均是网友提供,不完全保证技术分享内容的完整性、准确性、时效性、风险性和版权归属;如您发现该文章侵犯了您的权益,可联系我们第一时间进行删除;
5. 本站为非盈利性的个人网站,所有内容不会用来进行牟利,也不会利用任何形式的广告来间接获益,纯粹是为了广大技术爱好者提供技术内容和技术思想的分享性交流网站。

专注分享技术,共同学习,共同进步。侵权联系[81616952@qq.com]

Copyright (C)ICode9.com, All Rights Reserved.

ICode9版权所有