-
跨时钟域信号必须来自源时钟域的寄存器输出,因为在跨时钟域时可能会采到毛刺
-
使用逻辑单元库中的专用触发器实现两级同步器
专用触发器与普通触发器不同,它们具有高驱动能力和高增益,这会使他们比常规的触发器更快的进入稳定状态。
-
在一个点而不是多个点上进行跨时钟域处理
多个点可能造成信号传递错误,导致下游系统出错。一个点,最多是信号延迟不同问题。
以上摘自《verilog高级数字系统设计技术与实例分析》
标签:触发器,同步,一个点,多个,专用,信号,规则,时钟 来源: https://www.cnblogs.com/icwangpu/p/16559836.html
本站声明: 1. iCode9 技术分享网(下文简称本站)提供的所有内容,仅供技术学习、探讨和分享; 2. 关于本站的所有留言、评论、转载及引用,纯属内容发起人的个人观点,与本站观点和立场无关; 3. 关于本站的所有言论和文字,纯属内容发起人的个人观点,与本站观点和立场无关; 4. 本站文章均是网友提供,不完全保证技术分享内容的完整性、准确性、时效性、风险性和版权归属;如您发现该文章侵犯了您的权益,可联系我们第一时间进行删除; 5. 本站为非盈利性的个人网站,所有内容不会用来进行牟利,也不会利用任何形式的广告来间接获益,纯粹是为了广大技术爱好者提供技术内容和技术思想的分享性交流网站。