标签:JESD FPGA 配置 接口 SPI AD9250 驱动 AD
周末驱动一下AD9250
双通道250M采样率,这么低的采样率同样采用了JESD的接口,配置接口为普通的SPI接口时序如下:
ADI的芯片基本上都是同样的时序,配置主要注意一下线速率的配置,另外就是这个AD
寄存器是分区处理的。
.
配置完SPI需要用0XFF寄存器刷新下
该AD提供了配置顺序,SPI大概就是这个样子
剩下就是配置接口,JESD参数配置
标签:JESD,FPGA,配置,接口,SPI,AD9250,驱动,AD 来源: https://blog.csdn.net/jingjiankai5228/article/details/121187752
本站声明: 1. iCode9 技术分享网(下文简称本站)提供的所有内容,仅供技术学习、探讨和分享; 2. 关于本站的所有留言、评论、转载及引用,纯属内容发起人的个人观点,与本站观点和立场无关; 3. 关于本站的所有言论和文字,纯属内容发起人的个人观点,与本站观点和立场无关; 4. 本站文章均是网友提供,不完全保证技术分享内容的完整性、准确性、时效性、风险性和版权归属;如您发现该文章侵犯了您的权益,可联系我们第一时间进行删除; 5. 本站为非盈利性的个人网站,所有内容不会用来进行牟利,也不会利用任何形式的广告来间接获益,纯粹是为了广大技术爱好者提供技术内容和技术思想的分享性交流网站。