ICode9

精准搜索请尝试: 精确搜索
  • 计算核心板设计资料第402篇:基于TMS320C6678+XC7K325T的高性能计算核心板2021-12-09 12:02:18

    基于TMS320C6678+XC7K325T的高性能计算核心板 一、板卡概述       本板卡系我公司自主研发,采用一片TI DSP TMS320C6678和一片Xilinx公司K7系列FPGA XC7K325T-2FFG900-I作为主处理器,Xilinx 的Spartans XC3S200AN作为辅助处理器。其中XC3S200AN负责管理板卡的

  • Autosar DCM 诊断(Diagnostic Communication Manager)2021-12-03 14:58:00

    诊断数据流,管理诊断状态,尤其诊断会话和安全状态。 诊断服务是否支持,根据诊断状态判断当前的诊断复位是否在当前会话执行。 PDUR-DCM-Application(ID from the DCM)  DCM design组成: • High-Level Design (HLD ) :执行 DCM 的 ID 接口 • Low-Level Design (LLD) :具体

  • BlackFin 处理器提高编码效率2021-11-29 19:03:37

    当今的数字信号处理器(DSP)的性能、外围设备、功耗和价格的完美结合已经达到了如此之高的吸引力,使许多系统设计工程师期望这些优势超越他们的传统设计方案中使用的处理器。对此一个潜在困难就是设计工程师已经为他们的应用领域开发的大量老的C和C++代码。很明显,这些设计工程师都愿

  • TI DSP COFF->EABI输出格式切换2021-11-27 18:04:15

           最近在使用TI的DSP芯片TMS320F280025时,发现其输出格式从COFF变为EABI,然后在原来程序在线升级这块,需要做一些修改才能正常实现应用程序在线升级。现记录几点修改内容,深层次原因需要查找TI相关文档         如下为输出的两种格式         主要区别如下:   

  • 第一讲 Cadence-于真博士课程简介2021-11-25 10:03:52

    第一讲 Cadence-于真博士课程简介 以工程化的思想来学习本课程,比较有效,从一个DSP开发板设计为例开始,做出PCB板,顺带学会Cadence软件操作,而不是仅仅学习软件。 前期准备工作,阅读配套资料里的相关芯片的datasheet,了解其功能和管脚即可。 画原理图用Orcad capture CIS. 于真博士的

  • DSP F2803x中CLA模块介绍2021-11-14 14:02:33

    DSP之CLA模块 文章目录 1 概述2 CLA接口2.1 CLA存储2.2 LCA内存总线2.3 共享外设及EALLOW保护2.4 CLA任务和中断向量 3 CLA和CPU仲裁3.1 CLA和CPU仲裁 4 CLA配置和调试4.1 构建CLA应用程序4.2 典型CLA初始化序列4.4 CLA非法操作码行为4.5 复位CLA 5 流水线5.1 流水线概述5.

  • MPU、MCU、CPU、GPU、DSP、MMU、TPU、NPU大杂烩2021-11-14 10:00:46

    MPU、MCU、CPU、GPU、DSP、MMU、TPU、NPU大杂烩 写在前面: 相信大家都和我一样,对这些U的英文缩写,傻傻分不清楚,这是最近收集的一些,整理一下,做个记录。 MPU与MCU 最常见的大家也最容易分不清的其实还是MPU与MCU。 MCU的全称是Mirco Controller Unit,微控制器 MCU上完成的任务

  • 摄像头原理2021-11-06 13:34:44

    camera理论基础和工作原理   写在前面的话,本文是因为工作中需要编写摄像头程序,因为之前没有做过这类产品,所以网上搜索的资料,先整理如下,主要参考文章如下,如果有侵权,请联系我;另外,转载请注明出处。本文不一定全部正确,如果发现错误请指正。如果有新的理解,会继续整理。   http://b

  • Android 265投屏传输push端、拉流端2021-11-04 10:00:45

    H265投屏 传输的数据是经过压缩的数据, 手机----->(屏幕数据,yuv数据)经过mediacodec编码,成为265,上传到传输层,传输层:socket,(H265码流)---------->手机(mediacodec解码        ) vps,sps,pps,它不是每次都会出现,只会再开头的地方出现,在网络传输中,如果丢失了前部的信息,那么后面就

  • XCVU9P加速计算卡设计资料第412章:基于单XCVU9P+双DSP C6678的双FMC接口 100G光纤传输加速计算卡2021-11-03 11:34:46

    基于单XCVU9P+双DSP C6678的双FMC接口 100G光纤传输加速计算卡     一、板卡概述 板卡包括一片Xilinx FPGA  XCVU9P,两片 TI 多核DSP TMS320C6678及其控制管理芯片CFPGA.设计芯片满足工业级要求。 FPGA VU9P 需要外接4路QSFP+(100Gbps)及其两个FM

  • 关于DSP与DSP之间通过SCI异步通讯2021-10-30 23:03:32

            最近在调试TMS320F2812的SCI异步串口通讯时,一块DSP用于传输数据,另一块DSP用于接收数据,为节省DSP开销,采用FIFO中断的方式进行数据传输,波特率设置为115200bps,每包数据传输8个字节,实际传输过程中会出现发送FIFO队列的首个数据字buffer【0】对应的不是接收FIFO队列的

  • VPX信号处理卡设计资料第18章:基于双TMS320C6678 DSP的3U VPX的信号处理平台2021-10-26 11:36:05

    基于双TMS320C6678 DSP的3U VPX的信号处理平台   一、板卡概述   板卡由我公司自主研发,基于3U VPX架构,处理板包含两片TI DSP TMS320C6678芯片;一片Xilinx公司的Spartan XC3S200AN 配置芯片; DSP之间通过 RapidIOX4互联,Hyperlink X4 互联,SGMII互联,每片DSP外挂 1

  • 数字 IC 技能树之(3)FPGA、GPU、CPU 三者各自的优缺点都是什么呢2021-10-03 12:34:38

    CPU 英文全称:Central Processing Unit 中文全称:中央处理器 厂商:英特尔 Intel 功能:是一台 PC 的核心(运算核心和控制核心) 缺点:运算能力(最弱),核处理数(最少) 优点: 主频(最高)(3G、4G以上);管理能力(最强),擅长管理和调度,比如数据读取,文件管理,人机交互等等。 GPU 英文全称:Graphics Processing U

  • C2000系列DSP学习开发前准备2021-10-02 21:33:15

    文章目录 1.开发前资料获取和环境搭建1.1.官方资料的获取1.1.1.官方文档的获取1.1.2.开发套件SDK的获取1.2.软件安装1.2.1.CCS软件安装1.2.2. Pin Mux Tool软件安装1.2.3.Ti System Configurations Tool安装 1.开发前资料获取和环境搭建 1.1.官方资料的获取 1.1.1.官方

  • DSP芯片F2803x系列之PWM模块及高精度PWM使用2021-09-12 18:58:08

    DSP芯片F2803x之ePWM模块 文章目录 1 ePWM模块概述2 ePWM模块构成3 ePWM各子模块3.1 TB模块3.2 CC模块3.3 AQ模块3.4 DB模块3.5 PC模块3.6 TZ模块3.7 ET模块3.8 DC模块 4 高精度PWM 1 ePWM模块概述 ePWM模块是电力电子数字控制中重要的部分。其主要功能和作用如下: 1 用

  • stm32与dsp有什么区别2021-09-09 20:02:48

    dsp比stm32高级,处理速度也快,两个不是一个级别的。dsp要难学的多,要自己分内存,写cmd文件等等。stm32容易入门。功能上STM32F103能实现的dsp2812也能实现吗?简单的可以, 毕竟不是同一级别的东西, dsp跑个100多m, stm32就不行了, 高速的东西做不了。 2812运算性能比STM32F103强。 dsp2812

  • 程序化广告生态中的流量接入2021-09-09 15:00:02

    程序化广告生态中的流量接入 DSP(Demand-Side Platform)这一概念起源于欧美,存在于互联网飞速发展下新兴起的网络广告领域。2012年进入中国后迅速成为热潮,并成为推动中国网络展示广告RTB市场快速发展的主要动力之一。 在程序化广告生态中,DSP作为前端(需求端),在其发展的各阶段,需要

  • Vivado / Vitis HLS有什么奇技淫巧?2021-09-05 10:00:29

    https://www.zhihu.com/question/456999847/answer/1867361926   写个坑,最近在用vitis hls 在hls里仿真联合仿真全部通过,没问题,vivado综合生成bit流也没问题,上板子输出的结果就不对,资源也够用,找了一万年 后来偶然注意到hls中dsp用到了70%,vivado综合后是100%,其他都没满,调整算法,把h

  • 【DSP教程】第42章 IIR无限冲击响应滤波器设计2021-08-12 17:00:07

    完整版教程下载地址:http://www.armbbs.cn/forum.php?mod=viewthread&tid=94547 第42章       IIR无限冲击响应滤波器设计 IIR滤波器涉及到的内容比较多,本章节主要进行了总结性的介绍,以帮助没有数字信号处理基础的读者能够有个整体的认识,有了整体的认识之后再去查阅相关资料

  • 【STM32F407的DSP教程】第41章 FIR滤波器的群延迟(重要)2021-08-06 17:33:00

    完整版教程下载地址:http://www.armbbs.cn/forum.php?mod=viewthread&tid=94547 第41章       FIR滤波器的群延迟(重要) 本章节为大家介绍FIR滤波器的群延迟问题。 41.1 FIR滤波器介绍 41.2 总结   41.1 FIR滤波后的群延迟 波形经过FIR滤波器后,输出的波形会有一定的延迟。对于

  • 【STM32F429的DSP教程】第41章 FIR滤波器的群延迟(重要)2021-08-06 17:32:29

    完整版教程下载地址:http://www.armbbs.cn/forum.php?mod=viewthread&tid=94547 第41章       FIR滤波器的群延迟(重要) 本章节为大家介绍FIR滤波器的群延迟问题。 41.1 FIR滤波器介绍 41.2 总结   41.1 FIR滤波后的群延迟 波形经过FIR滤波器后,输出的波形会有一定的延迟。对于

  • 【STM32H7的DSP教程】第41章 FIR滤波器的群延迟(重要)2021-08-06 17:31:46

    完整版教程下载地址:http://www.armbbs.cn/forum.php?mod=viewthread&tid=94547 第41章       FIR滤波器的群延迟(重要) 本章节为大家介绍FIR滤波器的群延迟问题。 41.1 FIR滤波器介绍 41.2 总结   41.1 FIR滤波后的群延迟 波形经过FIR滤波器后,输出的波形会有一定的延迟。对于

  • 写在公众号之前——QT,ARM,DSP,单片机,电力电子与传动!2021-07-29 14:03:35

    第一节:为什么想做公众号     搜寻微信上许多公众号,关键词:QT,单片机,DSP,电力电子与电力传动,开关电源硬件设计,信号采集,通讯技术(CAN、I2C、UART、SPI、ETHERNET),LoRa,Matlab等,大部分没有特别接近系统级别和细节级别的讲解,也就是说关于大到程序系统、电力电子系统、小到具体程序设计、

  • DSP 三电平SVPWM调制算法详解2021-07-29 11:57:48

    空间矢量图 Step1 扇区判定  Step2 区域判定 Step3 矢量作用时间计算   调制时间波形 SVPWM代码 #define PI_1_3 1.0471975512 #define sqrt_3 1.7320508076 #define sqrt_3_p2 3.4641016151377545870548926830117 #define sqrt_3_1 0.577350269 #define PI_D_6 0.5

  • 互联网广告基础知识/计算广告名词2021-07-29 09:30:23

    DSP:Demand Side Platform,需求方平台。(代表广告主利益的) 是一种在线广告平台,服务于广告主,帮助广告主在网络进行广告投放,使广告主更简单便捷地遵循统一的竞价和反馈方式,对位于多家广告交易平台的在线广告,以合理的价格实时购买高质量的广告 SSP:Supply Side Platform,供应方平台,SS

专注分享技术,共同学习,共同进步。侵权联系[81616952@qq.com]

Copyright (C)ICode9.com, All Rights Reserved.

ICode9版权所有