ICode9

精准搜索请尝试: 精确搜索
  • MIPI 信号线交叉割线&飞线2020-03-13 10:41:28

    背景   由于硬件设计,信号线看错,导致布线错误; 如下:  MIPI接口的data lane和clk lane 连线反了     割线&飞线   为了快速验证,直接将PCB内部进行割线,然后交叉飞线; 验证后通过,图像不受影响  

  • SPI总线协议详解2020-02-23 11:50:59

    SPI(Serial Peripheral Interface)总线是一种高速、串行、全双工通信总线,由Motorola公司设计并推广。 优点是支持全双工通信,传输速率快,SCLK时钟频率最高可以达到50MHz左右。 缺点是没有流控制机制,不像I2C有应答机制,也不像UART有数据帧校验机制。 总线引脚 SPI总线以主从方式工作,支

  • Matlab技巧(三) 通过脚本获取/修改Simulink信号线参数2020-01-21 21:03:35

    上一篇博客《Matlab技巧(二) 批量获取/修改Simulink模块参数》中,说明了如果通过matlab脚本批量获取/修改Simulink模块参数。具体方法可以参考https://blog.csdn.net/u013288925/article/details/103943921 Simulink中的信号线也是带有一些属性的,譬如名称和是否关联Simulink S

  • 002 BUS Overview2020-01-21 14:00:36

    eMMC总共有11条信号线。 ① CLK,每个cycle可以在上升沿或下降沿传输,也可以在上升沿和下降沿都传输。此信号的每个周期指示命令上的一位传输,以及一位(1x)或所有数据线上的两位传输(2x)。频率可以在零和最大值之间变化。 ● CLK Control总线速率在任何时刻都可以改变 ● 不带回应的命

  • PCB板“ESD保护电路设计”2019-09-17 11:41:03

    来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放(ESD)对电子设备的干扰

  • 【计算机操作系统】第五章 设备管理2019-08-18 15:35:32

    设备管理的主要功能有: 缓冲区管理、设备分配、设备处理、虚拟设备及实现设备独立性等。由于I/O 设备不仅种类繁多,而且它们的特性和操作方式往往相差甚大,这就使得设备管理成为操作系统中最繁杂且与硬件最紧密相关的部分。 1 I/O 系统 顾名思义,I/O 系统是用于实现数据输入、

  • PCB工程师设计宝典:一般PCB基本设计流程-硬件论坛EDA3652019-08-08 14:07:00

    原文链接:http://www.eda365.com/forum-261-1.html 对于立志当电工的筒子们来说,画板是门硬武艺,不练就成功,就算你能记下MOS管的所有特性曲线,也终究是不入流。 设计流程 一般PCB基本设计流程如下: 前期准备->PCB结构设计->PCB布局->布线->布线优化和丝印

  • (转)I2C 上拉大小2019-05-07 09:50:04

    中断,GPIO,I2C等一般都是OC或者OD门,芯片内部无上拉电阻时,则外部必须加上拉电阻才能输出高电平。一般I/O端的驱动能力在2~4mA量级,OC或者OD门的导通电压为0.4V左右,手机中加在上拉电阻上的电压一般都是2.8V,上拉电阻的最小值不能低于800R(2.8-0.4V/3mA=0.8K),5V电压时,则不能低于1.5K(5-0.4V/

  • pcb设计布线技巧十规则2019-04-19 10:56:55

    随着信息技术的发展,对于一个工程师高频电路板设计布线技巧十规则?在确定pcb电路板时需要提前对其进行打样,以确定是否符合要求,那么捷配pcb打样时应该注意些什么呢,下面捷配小编就来为大家进行介绍。如果数字逻辑电路的频率达到或者超过45MHZ~50MHZ,而且工作在这个频率之上的电路已经占

  • PCB设计必知:布局及设计规范2019-03-08 10:56:44

    大家都知道理做PCB板就是把设计好的原理图变成一块实实在在的PCB电路板,请别小看这一过程,有很多原理上行得通的东西在工程中却难以实现,或是别人能实现的东西另一些人却实现不了,因此说做一块PCB板不难,但要做好一块PCB板却不是一件容易的事情。今天就由捷配小编为你分享PCB设计时

  • PCB Layout之EMMC_Flash走线总结@@@2019-03-07 16:49:00

    PCB Layout之EMMC_Flash走线总结 1,数据线DATA[0-7]走线要(基本)等长(含芯片内部线长),线要短,线间距控制3W原则,参考面要完整(参考面下面最好不要走其它高速信号线),阻抗要控制50欧姆(不可小于10%)。 2,时钟线EMMC_CLK(基本)要和数据线等长,要包地处理,参考面要完整(参考面下面最好不要走其它高速信号

  • IIC协议与SCCB协议2019-03-04 20:41:58

    本文记录主要因为在OV7725的调节测试中出现对寄存器的不了解以及对通信协议的先后顺序理解不当。 IIC协议  --2019-03-04  8:10PM     I2C总线具有两根双向信号线,一根是数据线SDA,另一根是时钟线SCL。  

  • I2C通信基本原理及其实现2019-02-16 15:03:06

      I2C是一种总线式结构,它只需要SCL时钟信号线与SDA数据线,两根线就能将连接与总线上的设备实现数据通信,由于它的简便的构造设计,于是成为一种较为常用的通信方式。    由于I2C采用的是主从式通信方式,所以,通信的过程完全由主设备仲裁。在通信之前,必须由主设备发送一个起始信号,决定

  • 高速pcb布线技巧2019-01-18 14:55:41

    (一)、引言电子技术的发展变化必然给板级设计带来许多新问题和新挑战。首先,由于高密度引脚及引脚尺寸日趋物理极限,导致低的布通率;其次,由于系统时钟频率的提高,引起的时序及信号完整性问题;第三,工程师希望能在PC平台上用更好的工具完成复杂的高性能的设计。由此,我们不难看出,PCB板设计

专注分享技术,共同学习,共同进步。侵权联系[81616952@qq.com]

Copyright (C)ICode9.com, All Rights Reserved.

ICode9版权所有