ICode9

精准搜索请尝试: 精确搜索
首页 > 其他分享> 文章详细

Exams/m2014 q6b

2022-06-04 20:33:51  阅读:169  来源: 互联网

标签:... nstate m2014 q6b FSM module Exams input Y2


考虑如下所示的状态机,它有一个输入 和一个输出 z

 

 

假设您希望使用三个触发器和状态码 y[3:1] = 000, 001, ... , 101 分别表示状态 A, B, ... , F。 显示此 FSM 的状态分配表。 导出触发器 y[2] 

实现下一个状态逻辑 y[2] 。 (这更像是一个 FSM 问题,而不是 Verilog 编码问题。哦,好吧。)

module top_module (
    input [3:1] y,
    input w,
    output Y2);
    parameter A=3'b000,B=3'b001,C=3'b010,D=3'b011,E=3'b100,F=3'b101;
    wire [3:1]nstate;
    always@(*)
        case(y)
        A:nstate=w?A:B;
        B:nstate=w?D:C;
        C:nstate=w?D:E;
        D:nstate=w?A:F;
        E:nstate=w?D:E;
        F:nstate=w?D:C;
    endcase
    assign Y2=nstate[2];
endmodule

标签:...,nstate,m2014,q6b,FSM,module,Exams,input,Y2
来源: https://www.cnblogs.com/usst6/p/16342646.html

本站声明: 1. iCode9 技术分享网(下文简称本站)提供的所有内容,仅供技术学习、探讨和分享;
2. 关于本站的所有留言、评论、转载及引用,纯属内容发起人的个人观点,与本站观点和立场无关;
3. 关于本站的所有言论和文字,纯属内容发起人的个人观点,与本站观点和立场无关;
4. 本站文章均是网友提供,不完全保证技术分享内容的完整性、准确性、时效性、风险性和版权归属;如您发现该文章侵犯了您的权益,可联系我们第一时间进行删除;
5. 本站为非盈利性的个人网站,所有内容不会用来进行牟利,也不会利用任何形式的广告来间接获益,纯粹是为了广大技术爱好者提供技术内容和技术思想的分享性交流网站。

专注分享技术,共同学习,共同进步。侵权联系[81616952@qq.com]

Copyright (C)ICode9.com, All Rights Reserved.

ICode9版权所有